夏宇聞
- 國內最早推廣VERILOG設計方法,有豐富工程實踐經驗,曾獲得包括國家發明二等獎在內的多項國家級獎勵,是業界公認的大師。 夏宇聞老師為VERILOG設計方法在中國的推廣和應用做了大量工作,曾編寫和翻譯的著作有《Verilog 數字系統設計教程》、 《Verilog HDL 數字設計與綜合》、《SystemVerilog 驗證方法學》和《數字邏輯基礎與Verilog設計》等, 為VERILOG設計方法在中國的推廣和發展作出了卓越的貢獻。
夏老師嚴謹負責,離休后仍貢獻余熱,擔任北京至芯FPGA培訓中心顧問。
李老師
- 資深IT專家,原地礦部CV計算機協會理事,曾任大型國企(深圳某計算機公司)副總工程師,中國第一個MIS(信息管理系統)的創始人之一,中國第一代彩色LED顯示屏的主要研發者之一,國內最早的《九連環與格雷碼》的科學技術史研究者, 擔任過載波通信、視頻處理、圖像加速、密碼學項目、LVDS項目,激光項目,LED顯示屏項目等項目的課題負責人。具有的豐富的FPGA應用實踐經驗和理論成果,具有較強的教學能力。
至芯-李工
- 工學碩士、文學碩士,熟悉Altera的FPGA器件結構及其性能特點,熟悉FPGA的開發流程,熟練使用各種FPGA的綜合、布局布線工具和仿真軟件。 曾任職于中國航天時代電子公司研究院微系統技術研究室,長期從事武器裝備/航天產品的研發、試制工作,具備礦業工作背景。
寇老師
- 從事FPGA開發12年,有著豐富的相關項目設計研發經驗,應用實踐能力突出,曾在國家軍工單位成功參與戰斗機無線通訊系統的研發與調試,并擔任過部門管理,對圖像處理、高速AD采集、以太網、PCIE等大數據處理有著獨立的產品研發經驗。
陳老師
- 7年FPGA項目開發經驗,曾就職于知名跨國公司,在日本做FPGA開發工作三年,目前在國內上市公司任FPGA開發主管,主導多個大型項目開發與邏輯團隊建設。有豐富的FPGA開發經驗和項目管理經驗,對產品的前期市場需求調研、立項、開發有豐富經驗。
豐富的工程經驗,熟悉SDRAM(DDR/DDR2/DDR3),SRAM,高速串化器,高速接口,PCI,PCI-E,千兆/萬兆網絡流處理,DVB TS流系統,視頻處理系統,SDI嵌入式音頻,消隱期字幕(CC/TT),FPGA仿真驗證系統,數字電視前端系統等。有豐富的培訓經驗,在公司一直主持FPGA內部培訓,進行FPGA開發管理和團隊人員建設。
單羿老師
- 清華大學電子科學與技術專業博士,并在英國帝國理工學院聯合培養。精通FPGA數字邏輯設計、Verilog代碼優化,熟練掌握SoPC、Qsys和動態部分重配等工具的使用,對算法并行化剪裁、異構高性能計算有深入理解。曾供職于微軟亞洲研究院、IBM中國研究院和愛立信中國研發集團等。作為技術骨干參與搜索引擎硬件化、實時高清立體視覺和異構云計算系統的設計。發表國際期刊與會議論文10余篇,并獲得2012年IBM全球博士生獎學金,2010年AMD高校加速競賽第二名等榮譽。
雷老師
- 北京至芯科技fpga工程師,在至芯科技和各大高校從事fpga技術教育。
楊老師
- 北京某高校通信工程專業畢業,多年fpga開發經驗,現主攻方向為下一代通信系統的基于FPGA的數字信號處理技術。
至芯科技自研教材

freefromvideos性欧美_草莓视频app污_亚洲欧美综合在线中_日本在线看片免费视频_亚洲欧洲自拍拍偷
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<蜘蛛词>|
<文本链>
<文本链>
<文本链>
<文本链>
<文本链>
<文本链>
|